ring oscillator (環型振盪器)
找不太到中文的基本說明,英文的如下
Wiki
http://en.wikipedia.org/wiki/Ring_oscillator
某網站? (裡面有圖有真相)
https://intranet.insa-toulouse.fr/view/431/content/rfc_oscillators.html
簡單講就是,把奇數個(且>=3)的inverter串成ring,就有oscillator的功用
[必須是奇數個,偶數個會形成儲存裝置]
串越多 => delay加大 => 頻率變慢
加電壓會讓頻率變快
[edit] 補充個中文的吧...
中文Wiki
振盪器
----
我果然是沒有一丁點的電子背景知識... orz
2007年12月28日 星期五
ring oscillator
2007年12月24日 星期一
Verilog-XL 與 NC Verilog 的差異? (也論NC Verilog組成)
從別的論壇上看到的...
----
Verilog-XL : runtime compile and sim
NC Verilog : pre-compile first then sim
Verilog-XL : interpreter
NC Verilog : compiled code generator
so...總結他人說法...
Verilog-XL 是直譯器,邊翻邊執行
NC Verilog 是編譯器,compile完再執行
----
另外, NC Verilog的組成?
用NC Verilog跑模擬時,可用一步完成 (ncverilog)
或分成三步完成 (ncvlog -> ncelab -> ncsim)
分開時:
ncvlog => compile
ncelab => elaborate (建立電路結構)
ncsim => simulate
一步法通常比較快,因為不用把中間資料dump出來
但dump出來的好處是debug較容易
Note: 注意這兩種不同用法的參數下法!!
2007年12月22日 星期六
BOINC stats 簽名檔圖示
常見的有兩個
1. mundayweb
http://boinc.mundayweb.com/
2. BOINCstats
http://boincstats.com/
----
第一個是用XML做的,每次要用時連結到才會即時讀取資料做出圖來
所以沒有固定的圖檔網址可以直接連結...圖的大小也是固定不能改的
第二個是有固定的圖片連結網址,可以直接連和調整大小
但是這樣一來資料就不即時...其實也ok啦,不差這一點時間
看起來應該是第二個比較適合當成放在這個站左邊的圖
但是它(原圖,可以看清楚字的狀態下)太長了
要縮小一點字就不清楚了
(而且個人覺得第一個比較好看 ^^; )
真是有一好,沒兩好啊 XD
2007年12月18日 星期二
BOM
BOM:
Bill of Materials (中文: 用料表)
參考
http://en.wikipedia.org/wiki/Bill_of_Materials
http://www.visitask.com/bill-of-materials.asp
奇摩知識 01 02
EBOM (engineering BOM)
MBOM (manufacturing BOM)
BOM cost:
一個電子產品的硬體所需要的材料成本
參考
http://blog.udn.com/markscat/520086
----
上面那個blog作者有寫一系列"工程師的美麗與哀愁"文章
看起來好像是位硬體工程師的樣子
有空要回頭來看一下
http://blog.udn.com/markscat/article?f_ART_CATE=18290
2007年12月15日 星期六
template done!!
ok,弄好了
看起來是想要的三欄了,header圖片也回來了
小缺點大概就是,為了要放進boinc stats的圖片
左邊的sidebar就變得很長 @@
不知道將來對本文區會不會有影響
基本上,這邊大概就是長這樣了吧...
如果沒什麼意外的話,以後應該不會有什麼大變動
----
另外要提一下
為了編輯3 column的template,上google查了很多資料
發現了一個好站
http://tips-for-new-bloggers.blogspot.com/
裡面有相當多的blogger template修改教學
如果是用blogger服務的人,想要自己動手改template的話
這個站很值得參考!! :D